기본 콘텐츠로 건너 뛰기

Syllabus

  1. 로직 게이트와 부울 대수
    • 부울 대수의 정리
    • 변수, 리터럴, 미터, 맥터, 큐브
    • 2 단계 논리 최소화
    • 불완전하게 지정된 논리 함수
    • 논리 기능의 표준 표현
  2. 조합 논리
    • 섀넌의 확장 정리
    • 다단계 논리 최적화
    • 타이밍 분석
    • 특수 회로 - MUXES, 디코더, 인코더, PLA, FPGA, CPLDS,
  3. 산술 회로
    • 덧셈
    • 뺄셈 및 2의 보완
    • 곱셈
    • 분할
    • 산술 요약
    • 플로팅 포인트 산술
  4. 순차 디자인
    • 래치, 플립 플롭, 레지스터
    • 카운터
    • 주 머신
    • 불완전한 사양 및 비 결정
  5. MOS 기반 논리 회로
    • 기본 MOS 기반 논리 요소의 실현
    • 회로 설계 스타일
    • 게이트 및 메모리 요소의 디자인